공고 정보
지원 마감
(주)엑스닷츠 FPGA/임베디드 개발자 채용
(주)엑스닷츠
서울 성북구
- 급여면접 후 결정
- 경력무관(신입포함)
- 학력학력무관
- 자격요건 • FPGA 설계 및 개발 경험 3년 이상 • Xilinx Vivado / Vitis 환경에 대한 숙련된 경험 • Zynq SoC 또는 Artix 시리즈 FPGA 활용 경험 • Verilog, VHDL 또는 High-Level Synthesis(HLS) 활용 능력 • AXI 인터페이스, DMA, 메모리 매핑 기반 설계 경험 • Python, C/C++ 기반 임베디드 소프트웨어와 FPGA 연동 경험
- 우대사항 • Zynq PS/PL(Processing System / Programmable Logic) 통합 설계 경험 • 리눅스 기반 FPGA 드라이버 개발 경험 • 실시간 신호처리, RF/Microwave, 이미지/센서 데이터 처리 경험 • 고속 ADC/DAC, DMA 기반 데이터 스트리밍 설계 경험 • Git, Jira 등 협업 툴 활용 경험 • 양자·물리 분야(양자 센싱, 큐비트 제어, 신호 처리 물리학 등) 기본 지식 보유자
근무 조건
- 근무 형태정규직
- 급여면접 후 결정
- 근무지서울 성북구 화랑로14길5, 한국과학기술연구원내 V1동
모집 내용
- 주요 업무 • Xilinx Zynq / Artix 시리즈 FPGA 기반 하드웨어/펌웨어 설계 및 구현 • Vivado / Vitis를 활용한 FPGA 설계, 합성, 디버깅 • DMA, AXI 버스, High-speed I/O 기반 데이터 경로 최적화 • ARM Cortex-A9(Zynq) 기반 SoC 환경에서 FPGA–SW 연동 설계 • 고속 신호 처리 및 실시간 제어 로직 개발
- 직무IT개발·데이터
- 경력무관(신입포함)
- 학력학력무관
- 자격 요건 • FPGA 설계 및 개발 경험 3년 이상 • Xilinx Vivado / Vitis 환경에 대한 숙련된 경험 • Zynq SoC 또는 Artix 시리즈 FPGA 활용 경험 • Verilog, VHDL 또는 High-Level Synthesis(HLS) 활용 능력 • AXI 인터페이스, DMA, 메모리 매핑 기반 설계 경험 • Python, C/C++ 기반 임베디드 소프트웨어와 FPGA 연동 경험
- 우대 사항 • Zynq PS/PL(Processing System / Programmable Logic) 통합 설계 경험 • 리눅스 기반 FPGA 드라이버 개발 경험 • 실시간 신호처리, RF/Microwave, 이미지/센서 데이터 처리 경험 • 고속 ADC/DAC, DMA 기반 데이터 스트리밍 설계 경험 • Git, Jira 등 협업 툴 활용 경험 • 양자·물리 분야(양자 센싱, 큐비트 제어, 신호 처리 물리학 등) 기본 지식 보유자
추가 안내
- 복지/혜택• 유연 근무제 운영하고 있어요 • 직원 건강검진 지원해요 • 연간 보너스 지급해요 • 자기계발비 지원해요 • 사내 동호회 활동비 지원해요
- 제출 서류xdots@xdots.co.kr 제출 1. 이력서(경력기술서) 및 자기소개서 2. 포트폴리오 (진행하신 프로젝트를 간단히 설명하는 형태면 충분합니다)